CASE 2011 – Congreso Argentino de Sistemas Embebidos

El CASE 2011 se desarrollar谩 de acuerdo con la siguiente organizaci贸n:

Tabla de presentaciones de CASE 2011

Para acceder a todos los trabajos presentados al CASE 2011 y descargarlos gratuitamente en pdf ir a la p谩gina:

CASE 2011 – Trabajos presentados (papers y posters)

Trabajos distinguidos del CASE2011:

El Comit茅 Organizador del CASE2011 ha otorgado una distinci贸n honoraria a aquellos trabajos destacados por su calidad cient铆fica y por la claridad en la exposici贸n de la problem谩tica abordada. Para m谩s informaci贸n visitar Trabajos Distinguidos del CASE2011

Listado de las presentaciones orales (papers):

Presentaciones orales de CASE 2011

Cliquee aqu铆 para ver la lista completa de art铆culos con enlaces para descargarlos.

Listado de las presentaciones de posters:

Listado de posters de CASE 2011

Comit茅 organizador

  • Dra. Patricia Borensztejn (FCEN-UBA)
  • Ing. Diego Brengi (INTI)
  • Ing. Juli谩n Bruno (UTN-FRBA)
  • Ing. Milton Castro Genovese (UNTreF)
  • Dr. Armentano Feijoo (UTN-FRBA)
  • Dr. Claudio Delrieux (UNS)
  • Dra. Luciana De Micco (UNMDP)
  • Ing. Alejandro Furfaro (UTN-FRBA)
  • Msc. Guillermo Guichal (Emtech/UTN-FRBB)
  • Pedro Juli谩n (UNS)
  • Dra. Hilda Larrondo (UNMDP)
  • Dr. Jos茅 Lipovetzky (FI-UBA)
  • Dr. Ariel Lutenberg (FI-UBA)
  • Dr. Mario Mastriani (UNTreF)
  • Dr. Pablo Mandolesi (UNS)
  • Ing. Gustavo Mercado (UTN-FRM)
  • Dr. Leonardo Rey Vega (FI-UBA)
  • Ing. An铆bal Romandetta (UNTreF)
  • Dr. Ricardo S谩nchez Pe帽a (ITBA)
  • Ing. Gerardo Sager (UNLP)
  • Msc. Cristian Sisterna (UNSJ)
  • Dr. El铆as Todorovich (UNICEN)
  • Ing. Salvador Tropea (INTI)
  • Ing. Ignacio Zaradnick (UNLaM)

 

脕rea

C贸d

T铆tulo

Autores

Software Embebido

S-33

Cost Effective Cross-layer Protocol Testing: A Case Study

Marcelo Odin Guirado, Ariel Sabiguero Yawelak, Jose Pablo Escobedo, Maag Stephane and Ana Cavalli

Software Embebido

S-15

Tecnolog铆a inal谩mbrica Near Field Communication y sus aplicaciones en sistemas embebidos

Maria Fernanda Carignano and Pablo Ferreyra

Software Embebido

S-12

An谩lisis del Desempe帽o de un Algoritmo de Localizaci贸n para Redes de Sensores

Silvana Sa帽udo, Favio Masson and Pedro Julian

Software Embebido

S-13

Aplicaci贸n Web embebida para el control de payload de un sat茅lite

Gabriel Caballero and Pedro Colla

Software Embebido

S-14

Enfoque embebido para una Estaci贸n Meteorol贸gica con Interfaz Web

Federico Pelliza and Hector Riso

Software Embebido

S-37

Sistema de Emergencia Remoto Basado en GSM

Daniel Mancuso and Juan Castagnola

Software Embebido

S-17

Dise帽o de un sistema de actualizaci贸n de firmware para un sistema embebido

Diego Roca

Software Embebido

S-22

Actualizaci贸n parcial de software embebido en tiempo de ejecuci贸n en sistemas sin RTOS

Santiago Mart铆nez, Mat铆as Bakalian, Leonardo Steinfeld and Fransico Lanzari

Software Embebido

S-29

Muestreo y Adquisici贸n Inteligente de Se帽ales Sensoriales en Sistemas Embebidos

Gustavo Monte, Hector Kessel, Norberto Scarone and Cesar Almendra

Software Embebido

S-30

Controlador de carga para un sistema fotovoltaico aislado

Telmo Moya and Daniel Hoyos

Software Embebido

S-45

Ventricular Fibrillation Detection AlgorithmImplemented in a Cell-Phone Platform

Michal Rospierski, Marcelo Segura, Eric Laciar, Martin Guzzo, Eduardo Zavalla and Cristian Sisterna

FPGA, Verilog, VHDL y HDLs

F-2

Implementaci贸n en FPGA de decodificadores LDPC de baja complejidad

Leonardo Arnone, Carlos Gayoso, Claudio Gonz谩lez, Miguel Rabini and Jorge Casti帽eira Moreira

FPGA, Verilog, VHDL y HDLs

F-3

Generador de N煤meros Pseudoaleatorios Mediante el Sistema Num茅rico de Residuos, Implementaci贸n en FPGA

Carlos Arturo Gayoso

FPGA, Verilog, VHDL y HDLs

F-9

Implementaci贸n del algoritmo QRD-RLS sobre FPGA,Aplicaci贸n a un Sistema Cancelador de Ruido

Miguel Enrique Iglesias Mart铆nez

FPGA, Verilog, VHDL y HDLs

F-55

Sistemas en Chip acelerados por hardware: comparaci贸n de performance en aplicaciones criptogr谩ficas

Marcos Oviedo, Pablo Ferreyra and Carlos Marqu茅s

FPGA, Verilog, VHDL y HDLs

F-35

Dise帽o de un Sistema para el Control de Posici贸n de un Motor DC Basado en FPGA

Luis Fernando Casta帽o Londo帽o and Gustavo Adolfo Osorio Londo帽o

FPGA, Verilog, VHDL y HDLs

F-44

Implementaci贸n del procesador CortexM0 DesignStart en una fpga de rango bajo

Pedro Martos and Fabricio Baglivo

DSPs

D-16

Desarrollo e Implementacion de un Controlador Activo de Ruido de Banda Angosta Adaptativo

Fernando A. Gonz谩lez, Roberto R. Rossi, German Rodrigo Molina and Gustavo F. Parlanti

DSPs

D-41

Prototipado r谩pido para sistemas embebidos en FPGA – Desarrollo de la trasformada Wavewlet en 2-D

Hugo Maximiliano Melo, Francisco Guillermo Gutierrez and Alejandro Perez

Linux embebido

L-18

El papel del Hardware copyleft en la Ense帽anza de Sistemas Embebidos

Carlos Camargo

Linux embebido

L-38

Desarrollo de un equipo para grabar los sonidos de los bovinos a la intemperie

Santiago Reyes, Valeria Olivera, Mar铆a Cecilia San Rom谩n and Juan Pablo Oliver

Linux embebido

L-46

Dispositivo de rehabilitaci贸n visual basado en sistemas embebidos del tipo ARM

Marcelo Raponi and Rodolfo Bonnin

Rob贸tica

R-42

Librer铆as embebidas para microcontroladores LPC2000 de aplicaci贸n en rob贸tica

Gonzalo Fernando Perez Paina, David Alejandro Gaydou, Lucas Adriano Martini and N茅stor Levi Palomeque

Rob贸tica

R-49

Filtro complementario para estimaci贸n de actitud aplicado al controlador embebido de un cuatrirrotor

David Gaydou, Javier Redolfi and Agustin Henze

Rob贸tica

R-26

Buti谩: Plataforma rob贸tica gen茅rica para la ense帽anza de la inform谩tica

Gonzalo Tejera, Andr茅s Aguirre, Federico Andrade, Pablo Guindel, Jorge Visca and Santiago Margni

ASICs

A-47

Sistema de Medici贸n Remoto Basado en Dispositivos FPGA

Pablo Daniel Pareja Obreg贸n, Alfredo Falc贸n and Pedro Juli谩n

ASICs

A-48

Red de Sensores Hospitalaria para la Medici贸n de Presi贸n Endotraqueal

Pablo Daniel Pareja Obreg贸n, Alfredo Falc贸n and Pedro Julian

ASICs

A-56

Post-silicon Validation Procedure for a PWL ASIC Microprocessor Architecture

Post-silicon Validation Procedure for a PWL ASIC Microprocessor Architecture

驴C贸mo pasar de un desarrollo acad茅mico a un producto comercial?