CASE 2011 – Congreso Argentino de Sistemas Embebidos

El CASE 2011 se desarrollará de acuerdo con la siguiente organización:

Tabla de presentaciones de CASE 2011

Para acceder a todos los trabajos presentados al CASE 2011 y descargarlos gratuitamente en pdf ir a la página:

CASE 2011 – Trabajos presentados (papers y posters)

Trabajos distinguidos del CASE2011:

El Comité Organizador del CASE2011 ha otorgado una distinción honoraria a aquellos trabajos destacados por su calidad científica y por la claridad en la exposición de la problemática abordada. Para más información visitar Trabajos Distinguidos del CASE2011

Listado de las presentaciones orales (papers):

Presentaciones orales de CASE 2011

Cliquee aquí para ver la lista completa de artículos con enlaces para descargarlos.

Listado de las presentaciones de posters:

Listado de posters de CASE 2011

Comité organizador

  • Dra. Patricia Borensztejn (FCEN-UBA)
  • Ing. Diego Brengi (INTI)
  • Ing. Julián Bruno (UTN-FRBA)
  • Ing. Milton Castro Genovese (UNTreF)
  • Dr. Armentano Feijoo (UTN-FRBA)
  • Dr. Claudio Delrieux (UNS)
  • Dra. Luciana De Micco (UNMDP)
  • Ing. Alejandro Furfaro (UTN-FRBA)
  • Msc. Guillermo Guichal (Emtech/UTN-FRBB)
  • Pedro Julián (UNS)
  • Dra. Hilda Larrondo (UNMDP)
  • Dr. José Lipovetzky (FI-UBA)
  • Dr. Ariel Lutenberg (FI-UBA)
  • Dr. Mario Mastriani (UNTreF)
  • Dr. Pablo Mandolesi (UNS)
  • Ing. Gustavo Mercado (UTN-FRM)
  • Dr. Leonardo Rey Vega (FI-UBA)
  • Ing. Aníbal Romandetta (UNTreF)
  • Dr. Ricardo Sánchez Peña (ITBA)
  • Ing. Gerardo Sager (UNLP)
  • Msc. Cristian Sisterna (UNSJ)
  • Dr. Elías Todorovich (UNICEN)
  • Ing. Salvador Tropea (INTI)
  • Ing. Ignacio Zaradnick (UNLaM)

 

Área

Cód

Título

Autores

Software Embebido

S-33

Cost Effective Cross-layer Protocol Testing: A Case Study

Marcelo Odin Guirado, Ariel Sabiguero Yawelak, Jose Pablo Escobedo, Maag Stephane and Ana Cavalli

Software Embebido

S-15

Tecnología inalámbrica Near Field Communication y sus aplicaciones en sistemas embebidos

Maria Fernanda Carignano and Pablo Ferreyra

Software Embebido

S-12

Análisis del Desempeño de un Algoritmo de Localización para Redes de Sensores

Silvana Sañudo, Favio Masson and Pedro Julian

Software Embebido

S-13

Aplicación Web embebida para el control de payload de un satélite

Gabriel Caballero and Pedro Colla

Software Embebido

S-14

Enfoque embebido para una Estación Meteorológica con Interfaz Web

Federico Pelliza and Hector Riso

Software Embebido

S-37

Sistema de Emergencia Remoto Basado en GSM

Daniel Mancuso and Juan Castagnola

Software Embebido

S-17

Diseño de un sistema de actualización de firmware para un sistema embebido

Diego Roca

Software Embebido

S-22

Actualización parcial de software embebido en tiempo de ejecución en sistemas sin RTOS

Santiago Martínez, Matías Bakalian, Leonardo Steinfeld and Fransico Lanzari

Software Embebido

S-29

Muestreo y Adquisición Inteligente de Señales Sensoriales en Sistemas Embebidos

Gustavo Monte, Hector Kessel, Norberto Scarone and Cesar Almendra

Software Embebido

S-30

Controlador de carga para un sistema fotovoltaico aislado

Telmo Moya and Daniel Hoyos

Software Embebido

S-45

Ventricular Fibrillation Detection AlgorithmImplemented in a Cell-Phone Platform

Michal Rospierski, Marcelo Segura, Eric Laciar, Martin Guzzo, Eduardo Zavalla and Cristian Sisterna

FPGA, Verilog, VHDL y HDLs

F-2

Implementación en FPGA de decodificadores LDPC de baja complejidad

Leonardo Arnone, Carlos Gayoso, Claudio González, Miguel Rabini and Jorge Castiñeira Moreira

FPGA, Verilog, VHDL y HDLs

F-3

Generador de Números Pseudoaleatorios Mediante el Sistema Numérico de Residuos, Implementación en FPGA

Carlos Arturo Gayoso

FPGA, Verilog, VHDL y HDLs

F-9

Implementación del algoritmo QRD-RLS sobre FPGA,Aplicación a un Sistema Cancelador de Ruido

Miguel Enrique Iglesias Martínez

FPGA, Verilog, VHDL y HDLs

F-55

Sistemas en Chip acelerados por hardware: comparación de performance en aplicaciones criptográficas

Marcos Oviedo, Pablo Ferreyra and Carlos Marqués

FPGA, Verilog, VHDL y HDLs

F-35

Diseño de un Sistema para el Control de Posición de un Motor DC Basado en FPGA

Luis Fernando Castaño Londoño and Gustavo Adolfo Osorio Londoño

FPGA, Verilog, VHDL y HDLs

F-44

Implementación del procesador CortexM0 DesignStart en una fpga de rango bajo

Pedro Martos and Fabricio Baglivo

DSPs

D-16

Desarrollo e Implementacion de un Controlador Activo de Ruido de Banda Angosta Adaptativo

Fernando A. González, Roberto R. Rossi, German Rodrigo Molina and Gustavo F. Parlanti

DSPs

D-41

Prototipado rápido para sistemas embebidos en FPGA – Desarrollo de la trasformada Wavewlet en 2-D

Hugo Maximiliano Melo, Francisco Guillermo Gutierrez and Alejandro Perez

Linux embebido

L-18

El papel del Hardware copyleft en la Enseñanza de Sistemas Embebidos

Carlos Camargo

Linux embebido

L-38

Desarrollo de un equipo para grabar los sonidos de los bovinos a la intemperie

Santiago Reyes, Valeria Olivera, María Cecilia San Román and Juan Pablo Oliver

Linux embebido

L-46

Dispositivo de rehabilitación visual basado en sistemas embebidos del tipo ARM

Marcelo Raponi and Rodolfo Bonnin

Robótica

R-42

Librerías embebidas para microcontroladores LPC2000 de aplicación en robótica

Gonzalo Fernando Perez Paina, David Alejandro Gaydou, Lucas Adriano Martini and Néstor Levi Palomeque

Robótica

R-49

Filtro complementario para estimación de actitud aplicado al controlador embebido de un cuatrirrotor

David Gaydou, Javier Redolfi and Agustin Henze

Robótica

R-26

Butiá: Plataforma robótica genérica para la enseñanza de la informática

Gonzalo Tejera, Andrés Aguirre, Federico Andrade, Pablo Guindel, Jorge Visca and Santiago Margni

ASICs

A-47

Sistema de Medición Remoto Basado en Dispositivos FPGA

Pablo Daniel Pareja Obregón, Alfredo Falcón and Pedro Julián

ASICs

A-48

Red de Sensores Hospitalaria para la Medición de Presión Endotraqueal

Pablo Daniel Pareja Obregón, Alfredo Falcón and Pedro Julian

ASICs

A-56

Post-silicon Validation Procedure for a PWL ASIC Microprocessor Architecture

Post-silicon Validation Procedure for a PWL ASIC Microprocessor Architecture

¿Cómo pasar de un desarrollo académico a un producto comercial?