CASE 2014

El聽Congreso Argentino de Sistemas Embebidos,聽CASE2013,聽se desarroll贸 entre el 13 y el 15 de Agosto, en la Facultad de Ingenier铆a de la Universidad de Buenos Aires.

Se aceptaron聽32 trabajos cient铆ficos聽en las聽categor铆as聽de (1)聽regular papers, (2)聽art铆culos de foro tecnol贸gico聽y (3)聽p贸sters, de los cu谩les fueron 74%聽de autores 聽argentinos, 23%聽de otros pa铆ses de la regi贸n (Colombia聽7%, Costa Rica 5%, Ecuador 4%, Peru聽4%, etc.) y el resto de otras partes del mundo.

La presentaci贸n de trabajos en el CASE2014 fue聽completamente gratuita, haciendo la aceptaci贸n mediante un聽proceso de revisi贸n de pares聽(鈥減eer review鈥), y聽los trabajos se publicaron endos libros:

LibrosCASE2014

Portada del libro de trabajos del foro tecnol贸gico y p贸sters (izquierda)
y del libro de regular papers (derecha)

鈻犅Libro de Regular Papers聽(E-Book ISBN 978-987-45523-1-0,聽Printed Book IEEE CATALOG CFP1446V-PRT,聽IEEE XPLORE COMPLIANT CFP1446V-ART)
[Descargar el 铆ndice de Regular Papers publicados]
[Link a la publicaci贸n en IEEExplore]
鈻犅Libro de Trabajos de Foro Tecnol贸gico y P贸sters聽(ISBN 聽978-987-45523-2-7)
[Descargar el 铆ndice de trabajos de Foro Tecnol贸gico y P贸sters publicados]
[Link a Posters del CASE2014]

En el caso del libro de regular papers los trabajos adem谩s fueron enviados para su posterior indexaci贸n y publicaci贸n en聽IEEE Xplore聽y en diversas bases de datos internacionales (A&I, Abstracting and Indexing).

Todos los trabajos aceptadosfueron presentados durante las聽Sesiones de Posters del CASE2014, y adem谩s los autores de聽los trabajos distinguidos聽de las categor铆as regular paper y foro tecnol贸gico realizaron una presentaci贸n oral聽como parte de los tutoriales del SASE2014.

Los temas de inter茅s del CASE son: Bioingenier铆a, DSPs 聽(procesadores digitales de se帽ales), Linux Embebido, Software Embebido, FPGAs, HDLs y ASIC (Circuitos L贸gicos Programables y circuitos integrados de aplicaci贸n espec铆fica), Implementaci贸n de Sistemas Embebidos, Arquitectura de Procesadores, Protocolos y comunicaciones, Rob贸tica, RTOS (Sistemas Operativos de Tiempo Real) y Comunicaciones inal谩mbricas.

Listado de trabajos publicados:

REGULAR PAPERS AUTORES
FIRSynth: A CAD Tool for High-Level FIR Filter Synthesis Octavio Alpago, Federico Zacchigna and Ariel Lutenberg
A novel consensus algorithm proposal: Measurement Estimation by Silent Agreement (MESA) Federico G. Zacchigna and Ariel Lutenberg
Multi-antenna GNSS Receiver Tracking Algorithm for Vehicles With Unconstrained Three-dimensional Motion Gerardo Ludovico Puga, Pedro Agust铆n Roncagliolo and Javier Gonzalo Garc铆a
CMOS implementation of a Programmable Attenuation Amplifier Based on Switched Capacitors for an Optical Encoder System Gabriel Gabian, Ariel Lutenberg and Jose Lipovetzky
An improved hardware implementation of the One Hot Residue Number System Carlos Arturo Gayoso, Claudio Gonz谩les, Leonardo Arnone, Miguel Rabini and Jorge Casti帽eira Moreira
Low complexity noise power estimator for speech enhancement implemented on a dsPIC Alejandro Jos茅 Uriz, Pablo Daniel Ag眉ero, Juan Carlos Tulli, Jorge Casti帽eira Moreira, Roberto Marcelo Hidalgo and Esteban Lucio Gonz谩lez
FORO TECNOL脫GICO Y POSTERS AUTORES
Ajuste de posici贸n en tratamientos de radioterapia mediante im谩genes portal M. Colombo, J. Pires, R Alcoleas, F. Colombo
Desarrollo de sistema inteligente para el control digital de unidad electroquir煤rgica Edgar E. Medina Casta帽eda
Adquisici贸n y registro de biopotenciales evocados Vera Jos茅 O., Laquidara An铆bal P., L贸pez Gustavo Alberto
Plataforma de hardware reconfigurable para el dise帽o de sistemas digitales Alexis Maximiliano Quinteros, Luis Alberto Guanuco, Sergio Daniel Olmedo
Virtual instruments with advance reconfigurable logic devices Miguel Risco Castillo, Juan Vega Martinez
Implementaci贸n en FPGA de dos algoritmos de aprendizaje de redes neuronales artificiales Ortega-Zamorano F., Jerez J. M., Juarez G., Franco L.
Robot hex谩podo controlado por la tarjeta embebida NI sbRIO 9631 y un Smartphone Serrano, Cabrera, Urig眉en, Gonz谩les
Utilizaci贸n de FPGAs como recurso did谩ctico para la ense帽anza de arquitectura de procesadores Lopez-Rosenfeld, Mat铆as, Vissani Ignacio, Borensztejn Patricia
Veh铆culo de juguete controlado remotamente utilizando un procesador RISC personalizado en una FPGA Arce A., Campos F., Ruiz D.
Implementaci贸n de filtros espaciales para el procesamiento de una imagen digital en FPGA Lafourie J, Rodr铆guez S., Trujillo V
Estudio del caos en redes neuronales discretas para su implementaci贸n en hardware Maximiliano Antonelli y Luciana De Micco
Dise帽o e implementaci贸n de un panel de visualizaci贸n esf茅rico Ram铆rez Cesti, Diego
Plataforma de conexi贸n de redes el茅ctricas inteligentes a internet de las cosa Canziani M贸nica, Gomez Rodrigo, Lupi Daniel, Nassipi谩n Ver贸nica, Slawiski Javier, Turconi Diego, Zaradnik Ignacio
Evaluaci贸n de incertidumbre en mediciones de potencia el茅ctrica en registradores autom谩ticos Rafael B. Oliva
Design and implementation of an embedded prototype for monitoring a combine harvester Mat铆as J. Micheletto, Ana S. Arauz, Leonardo Ordinez, Rodrigo Santos
Nuevos paradigmas en trabajos de laboratorio: Un ejemplo de redise帽o en sistemas embebidos Esteban D. Volentini, Guillermo Rosemberg, Eduardo D. Cohen
Prototype design and implementation for home automation systems Olguer Sebastian Morales Valenzuela, Fredy Enrique Segura-Quijano
Sistema para evaluaci贸n de adiestramiento de combate(SEACO) Diaz, Escobar, Oviedo, Rumie Vittar, Solivellas
Sistema de seguimiento vehicular basado en la red GSM/GPRS Miguel. A. Revuelta,聽 Juana G. Fern谩ndez, Walter A. Gemin, Ra煤l R. Rivera, Roberto M. Hidalgo
Adquisidor de datos con filtro digital en Cortex-M3 Muro G. y Diamand L.
Plataforma para la adquisici贸n de par谩metros medioambientales Bedin S., Marinsek S., Rotstein N.
Control inal谩mbrico de incubadora Soler Dar铆o y Viviani Fabricio
Actualizaci贸n y dise帽o de un sistema embebido para un quadrotor Gentili, Fernando y Canal, Carlos
Analysis of a UML-based embedded system modeling software application N. Gonzalez, J. Cruz, L. Sugezky, M. Giura, M. Trujillo, M. Prieto
Porting NetNSD to a RISC architecture Tom谩s Ni帽o Kehoe, Jos茅 Luis Hamkalo, Leandro Santi
Development of a library for compatibility between the Arduino board and Intel Galileo from Linux Yeiner Arias Esquivel, Jeferson Gonz谩lez G贸mez, Johan Carvajal God铆nez

Comit茅 organizador del CASE2014

Coordinaci贸n General SASE
鈻 Dr. Ariel Lutenberg (UBA/CONICET/UTN-FRBA)

Coordinaci贸n CASE
鈻 Dr. Jos茅 Lipovetzky (UBA/CONICET)
鈻 Dra. Luciana De Micco (UNMDP/CONICET)
鈻 Mg. Diego Brengi (INTI/UNLaM)

Chairs de 谩rea
鈻犅燘ioingenier铆a: Ing. Juan M. Reta (UNER)
鈻犅燚SPs: Dra. Mar铆a Liz Crespo (ICTP)
鈻犅燣inux Embebido: Ing. Lucas Chiesa (FIUBA)
鈻犅燬oftware Embebido: Dr. Jos茅 Lipovetzky (FIUBA/CONICET)
鈻犅燜PGAs, HDLs y ASIC: Ing. Salvador Tropea (INTI/UTN-FRBA)
鈻犅營mplementacion de Sistemas Embebidos: Msc. Cristian Sisterna (UNSJ) y Dr. Gustavo Sutter (UAM)
鈻犅燗rchitectura de Procesadores: Ing. Alejandro furfaro (UTN-FRBA)
鈻犅燩rotocolos y comunicaciones: Ing. Gustavo Mercado (UTN-FRM)
鈻犅燫obotica: Dr. Luis Canali (UTN-FRC)
鈻犅燫TOS: Dr. Ricardo Cayssials (UNS)
鈻犅燙omunicaciones inalambricas: Dr. Leonardo Rey Vega (FIUBA)

Revisores

Abraham, Jorge Lipovetzky, J ose
Alessandrini, Gustavo Lozano, Clevis
Alpago, Octavio Lutenberg, Ariel
Antonelli, Maximiliano Marchi, Edgardo
Arias, Ricardo Martos, Pedro
Arias-Garcia, Janier Masrur, Alejandro
Brengi, Diego Melo, Rodrigo
Briff, Pablo Mercado, Gustavo
Burgos, Enrique Sergio Meza-Benavides, Carlos
Canali, Luis Rafael Monte, Gustavo
Carbonetto, Sebasti谩n Oliva, Rafael
Carr谩, Mart铆n Orallo, Carlos
Cayssials, Ricardo Perez, Santiago
Chiesa, Lucas Perez Paina, Gonzalo
Crespo, Maria Liz Petrashin, Pablo
De Marziani, Carlos Pucheta, Julian
De Micco, Luciana Reta, Juan Manuel
Djordjalian, Andr茅s P. Rey Vega, Leonardo
Echeverria, Noelia Ridolfi, Pablo
Escudero, Gustavo Risco Castillo, Miguel Alberto
Espinoza Cuadros, Fernando Rocha, F谩bio
Ferrao, Hilda Rodriguez Rivero, Cristian
Ferreyra, Pablo Alejandro Romeo, Marcelo
Filomena, Eduardo Sager, Gerardo Enrique
Fraire, J uan Andres Sambuco Salomone, Lucas
Franco, Leonardo Santos, Rodrigo
Furfaro, Alejandro Sisterna, Cristian
Garcia, Javier Sutter, Gustavo
Garcia Inza, Mariano Taffernaberry, Carlos
Gayoso, Carlos Arturo Toccaceli, Graciela
Grimblatt, Victor Todorovich, El铆as
Gwirc, Sergio N. Tropea, Salvador
Hernandez Tabares, Lorenzo Weisz, Rosa Mar铆a
J uarez, Gustavo Zabaleta, Omar Gustavo
Larrondo, Hilda Angela Zacchigna, Federico
Leiva, Lucas Zaradnik, Ignacio

Fechas importantes

Important due dates

  • Fecha l铆mite de recepci贸n de Trabajos:聽聽聽聽聽20 de Abril, 2014
  • CASE2014: 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 13 al 15 de Agosto, 2014
  • Deadline for paper submissions: 聽 聽 聽 聽 聽 聽 聽聽聽April 20th, 2014
  • CASE2014: 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽 聽August 13rd to 15th, 2014